MSSV:12520797
họ và tên: Trần Đạo
Đăng ký tham gia
Announcement
Collapse
No announcement yet.
Search Result
Collapse
24 results in 0.0036 seconds.
Keywords
Members
Tags
-
nói về floating point number thì có nhiều chuyện để nói và đã được nói nhiều :v ....... ...... nên muốn đào bới thì lên...
Leave a comment:
-
Dạ! a có tài liệu gì về thiết kế vi mạch số or tương tự gì hay cho e xin với . daotranpy@gmail.com .. thanks a!!!
Leave a comment:
-
vâng!!! em cũng biết là 1 thiết kế tốt thì vấn đề được nhìn nhận vào: diện tích (nhỏ gọn ntn?), tốc độ xử lí (nhanh...
Leave a comment:
-
laster: đủ đô rồi thầy
tại hôm đó em bị lú nên viết lung tung :happy:
e cũng đồng ý với a Dương...
Leave a comment:
-
thiếu rồi a, phải thêm :
S1--(1)(raise=0 & Fall=0)--->S1
S0--(0)(raise=0 & Fall=0)--->S0
:haha:...Last edited by 12520797; 19-04-2015, 23:28.
Leave a comment:
-
^_^ dạ!! rồi!!! lỗi khó thể tha thứ =D , cảm ơn anh!!! còn UIT-AMO 2015 thì ...)...
Leave a comment:
-
h: :v đính chính em không phải là cú đêm ^_^!!! tại tối qua trước khi đi ngủ, có lướt qua topic. xong định sáng làm mà...
Last edited by 12520797; 13-04-2015, 17:33.
Leave a comment:
-
đọc đề và e hiểu output nó ra xung như thế này:
Trong đó: T=1s, Ton=1/27MHz, Toff =1-1/27MHz.
vậy là: 1 chu kỳ đầu tiên của...Last edited by 12520797; 13-04-2015, 01:46.
Leave a comment:
-
chậm chậm ==> không đủ :funny: nhưng vẫn chưa giám chắc chắc đâu Thầy, còn phê lắm :haha: , Thầy có cái nào vừa nhanh...
Leave a comment:
-
Đã Hiểu!!! đã biết sai ở đâu, và đã biết cách sửa ^_^. Thanks anh Dương! Thanks thầy Sang. (p/s: các kiểu topic như này rất...
Leave a comment:
-
biểu thức được rút gọn bằng bìa karnaugh thành: F=ABC+D(A+B)
code verilog như sau:
module f(A,B,C,D,F);
input A,B,C,D;...
Leave a comment:
Leave a comment: