Chào tất cả các bạn,
Đây là topic thứ 3 trong chuỗi topic "Thử tài thiết kế số", với 2 topic trước với các bài toán khá nhẹ nhàng và cũng chẳng có mấy ai hưởng ứng :canny:.
- Topic 1: Thực hiện hàm logic bằng MUX, http://forum.uit.edu.vn/threads/5423...logic-bang-MUX
- Topic 2: Thiết kế Counter, http://forum.uit.edu.vn/threads/5437...iet-ke-Counter
Hôm nay mình quyết định đưa ra một bài toán hóc búa hơn một tẹo mà mình đã gặp phải trong khi thực tập hồi năm ngoái. Các bạn thử phân tích và làm xem sao, mình khuyến cáo lần này là phân tích rồi vẽ mạch chứ không có mô tả bằng Verilog nha.
Đề 1: Phát hiện cạnh lên và xuống của tín hiệu đầu vào trong hình vẽ (thiết kế mạch AAA), chú ý: raise sẽ bằng 1 khi input chuyển từ 0 lên 1, còn lại sẽ bằng 0; fall sẽ bằng 1 khi input chuyển từ 1 xuống 0, còn lại bằng 0.
Untitled1.png
Đề 2: Chắc có lẽ các bạn nên làm một câu mới với việc thiết kế mạch phát hiện cạnh lên, xuống của tín hiệu input với mô tả như câu trên.
Untitldded.png
Chúc các bạn học tốt!
Trần Đại Dương
Đây là topic thứ 3 trong chuỗi topic "Thử tài thiết kế số", với 2 topic trước với các bài toán khá nhẹ nhàng và cũng chẳng có mấy ai hưởng ứng :canny:.
- Topic 1: Thực hiện hàm logic bằng MUX, http://forum.uit.edu.vn/threads/5423...logic-bang-MUX
- Topic 2: Thiết kế Counter, http://forum.uit.edu.vn/threads/5437...iet-ke-Counter
Hôm nay mình quyết định đưa ra một bài toán hóc búa hơn một tẹo mà mình đã gặp phải trong khi thực tập hồi năm ngoái. Các bạn thử phân tích và làm xem sao, mình khuyến cáo lần này là phân tích rồi vẽ mạch chứ không có mô tả bằng Verilog nha.
Đề 1: Phát hiện cạnh lên và xuống của tín hiệu đầu vào trong hình vẽ (thiết kế mạch AAA), chú ý: raise sẽ bằng 1 khi input chuyển từ 0 lên 1, còn lại sẽ bằng 0; fall sẽ bằng 1 khi input chuyển từ 1 xuống 0, còn lại bằng 0.
Untitled1.png
Đề 2: Chắc có lẽ các bạn nên làm một câu mới với việc thiết kế mạch phát hiện cạnh lên, xuống của tín hiệu input với mô tả như câu trên.
Untitldded.png
Chúc các bạn học tốt!
Trần Đại Dương
Comment